Axelera AI Is Having A Massive Recruitment Process In Different Specialties And For All Nationalities In Bahrain Axelera AI لديها عملية توظيف ضخمة في مختلف التخصصات ولجميع الجنسيات في البحرين

             

     Company  Axelera AI opens its doors to those interested in obtaining exceptional job opportunities in Bahrain

Overview
  • Axelera AI delivers an AI-native game-changing hardware and software platform to accelerate artificial intelligence.



  • Headquartered in the AI Innovation Center of the High Tech Campus in Eindhoven, Axelera AI has R&D offices in Belgium, Switzerland, UK and Italy and operations in 15 European countries . Its team of experts in AI software and hardware hail from top AI firms and Fortune 500 companies.


 If you are interested, check out the following details:

Vacant Positions:

Senior R&D Engineer - RISC-V Memory Hierarchy (Italy/Europe based)

Key Responsibilities:

  • Memory Hierarchy Design
    Develop and optimize classical memory hierarchies (L1/L2/L3) tailored for AI processing elements, focusing on high performance and non-blocking designs.
    Design and validate coherent cache architectures that meet the requirements of advanced AI workloads, ensuring scalability and efficiency.
    Explore and implement innovative strategies to minimize latency and maximize throughput in memory-intensive applications.

  • RISC-V Weak Memory Model (RVWMO)

    Leverage a deep understanding of RVWMO to design memory systems that align with RISC-V specifications and constraints.
    Model, analyze, and validate memory consistency across a variety of AI and general-purpose processing scenarios.
    Contribute to the development of tools and methodologies for RVWMO validation and testing.

  • Modelling and Validation
    Develop and utilize simulation and hardware models to test and validate memory systems and coherence protocols.
    Perform functional and performance validation to ensure reliability and efficiency of the designed memory hierarchies.


Principal DFT Engineer

Position Overview:

Join a leading European semiconductor start-up as a Design for Test (DFT) Engineer. Play a pivotal role in architecting and implementing innovative testability solutions for our multicore in-memory-compute SoC. This is an opportunity to contribute to cutting-edge semiconductor advancements in a collaborative and dynamic environment.

Key Responsibilities:

  • Develop and implement DFT strategies for multicore in-memory-compute SoCs.
  • Collaborate with cross-functional teams to ensure seamless integration of test solutions.
  • Drive innovation by advancing testability methodologies and infrastructure.

Qualifications:

  • Senior-level expertise in DFT engineering.
  • Proficiency in SystemVerilog RTL, TCL, Python, and Unix/Linux.
  • Core knowledge in hierarchical scan, ATPG, Memory BIST, JTAG/IJTAG, fault simulation, silicon debug, and gate-level verification.
  • Familiarity with Siemens, Cadence, or Synopsys DFT tools.

Senior Build Engineer

Job Description:
We are building a novel software stack to unlock the power of industry-leading in-memory computing technology. Our stack enables AI developers to transform their Machine Learning models into highly-optimized machine code for the Axelera hardware platform and run DL applications efficiently.

As a Build Engineer, you will maintain and improve our software build and release processes, ensuring stability and reliability. You will work closely with software developers, DevOps engineers, and other cross-functional teams.

Key Responsibilities:

  • Develop and maintain the build and release automation pipelines using tools such as Make, Ninja, CMake, Bazel (optional), and Meson (optional).
  • Package software into RPM and Debian formats.
  • Implement and maintain build systems for C/C++ components, Python packages, and Python bindings.
  • Manage version control systems (e.g., Git) and ensure code repositories are organized.
  • Collaborate with the DevOps team to integrate Docker, Packer, and Artifactory into the deployment process.
  • Configure Yocto or Buildroot to support the production of SDK images.
  • Interact with the CI team to influence the CI architecture and improve overall performance.
  • Assist in defining the release infrastructure and SDK package and image hosting tools (e.g., Artifactory).

Qualifications:

  • Bachelor’s degree in Computer Science, Software Engineering, or a related field.
  • Proven experience as a Build Engineer or in a similar role.
  • Strong programming and scripting skills (e.g., Python, Shell, Bash).
  • Experience with build and release automation tools (e.g., Jenkins, Travis CI, CircleCI).
  • Proficiency in version control systems, especially Git.
  • Familiarity with containerization and orchestration technologies (e.g., Docker, Kubernetes).
  • Strong knowledge of C/C++ building systems and linking.
  • Familiarity with Yocto, Buildroot, and Zephyr/west.

 

     Application Steps:

    1. Open the application link 
    2. Browse the available jobs and select the one that suits you.
    3. Click on "Apply Now" and enter the required informatiشon.
    4. Ensure that your details are entered correctly, then click "Submit".

    Additional Details:

    • Source: linked in
    • Posting Date: 25/1/2025
    • Required Nationalities:
    • Required Nationalities: All nationalities 

                 

         شركة أكسليرا للذكاء الاصطناعي تفتح أبوابها للراغبين في الحصول على فرص عمل مميزة في  البحرين

     

    ملخص
    • توفر Axelera AI منصة أجهزة وبرامج مبتكرة تعتمد على الذكاء الاصطناعي لتسريع الذكاء الاصطناعي .



    • يقع المقر الرئيسي لشركة Axelera AI في مركز ابتكار الذكاء الاصطناعي التابع للحرم الجامعي للتكنولوجيا الفائقة في آيندهوفن، ولديها مكاتب بحث وتطوير في بلجيكا وسويسرا والمملكة المتحدة وإيطاليا وعمليات في 15 دولة أوروبية. ويتكون فريق الخبراء في برامج وأجهزة الذكاء الاصطناعي من شركات الذكاء الاصطناعي الكبرى وشركات Fortune 500.


     إذا كنت مهتمًا، فراجع التفاصيل التالية:

    الوظائف الشاغرة:

    مهندس أول في مجال البحث والتطوير - تسلسل ذاكرة RISC-V (مقره في إيطاليا/أوروبا)

    المسؤوليات الرئيسية:

    • تصميم التسلسل الهرمي للذاكرة
      تطوير وتحسين التسلسلات الهرمية الكلاسيكية للذاكرة (L1/L2/L3) المصممة لعناصر معالجة الذكاء الاصطناعي، مع التركيز على التصميمات عالية الأداء وغير الحاجزة.
      تصميم وإثبات صحة هياكل ذاكرة التخزين المؤقت المتماسكة التي تلبي متطلبات أحمال عمل الذكاء الاصطناعي المتقدمة، مما يضمن قابلية التوسع والكفاءة.
      استكشاف وتنفيذ استراتيجيات مبتكرة لتقليل زمن الوصول وتعظيم الإنتاجية في التطبيقات التي تعتمد على الذاكرة بشكل مكثف.

    • نموذج الذاكرة الضعيفة RISC-V (RVWMO)

      استفد من الفهم العميق لـ RVWMO لتصميم أنظمة الذاكرة التي تتوافق مع مواصفات وقيود RISC-V.
      نمذجة وتحليل والتحقق من صحة اتساق الذاكرة عبر مجموعة متنوعة من سيناريوهات الذكاء الاصطناعي والمعالجة للأغراض العامة.
      المساهمة في تطوير الأدوات والمنهجيات للتحقق والاختبار RVWMO.

    • النمذجة والتحقق
      تطوير واستخدام نماذج المحاكاة والأجهزة لاختبار والتحقق من صحة أنظمة الذاكرة وبروتوكولات التماسك.
      إجراء التحقق الوظيفي والأداء لضمان موثوقية وكفاءة التسلسلات الهرمية للذاكرة المصممة.


    مهندس رئيسي في DFT

    نظرة عامة على الوظيفة:

    انضم إلى شركة أوروبية رائدة في مجال أشباه الموصلات كمهندس تصميم للاختبار (DFT). العب دورًا محوريًا في تصميم وتنفيذ حلول اختبار مبتكرة لنظام الحوسبة متعدد النواة في الذاكرة. هذه فرصة للمساهمة في التطورات المتطورة في أشباه الموصلات في بيئة تعاونية وديناميكية.

    المسؤوليات الرئيسية:

    • تطوير وتنفيذ استراتيجيات DFT لأجهزة SoC ذات الحوسبة متعددة النواة في الذاكرة.
    • التعاون مع فرق متعددة الوظائف لضمان التكامل السلس لحلول الاختبار.
    • تعزيز الابتكار من خلال تطوير منهجيات الاختبار والبنية الأساسية.

    المؤهلات:

    • خبرة رفيعة المستوى في هندسة DFT.
    • الكفاءة في SystemVerilog RTL، TCL، Python، و Unix/Linux.
    • المعرفة الأساسية في المسح الهرمي، وATPG، وMemory BIST، وJTAG/IJTAG، ومحاكاة الأخطاء، وتصحيح أخطاء السيليكون، والتحقق على مستوى البوابة.
    • المعرفة بأدوات DFT من Siemens أو Cadence أو Synopsys.

    مهندس بناء كبير

    المسمى الوظيفي:
    نحن نعمل على بناء مجموعة برامج جديدة لإطلاق العنان لقوة تقنية الحوسبة في الذاكرة الرائدة في الصناعة. تمكن مجموعتنا مطوري الذكاء الاصطناعي من تحويل نماذج التعلم الآلي الخاصة بهم إلى كود آلي محسن للغاية لمنصة الأجهزة Axelera وتشغيل تطبيقات التعلم الآلي بكفاءة.

    بصفتك مهندس بناء، ستتولى صيانة وتحسين عمليات بناء وإصدار البرامج لدينا، مما يضمن الاستقرار والموثوقية. ستعمل بشكل وثيق مع مطوري البرامج ومهندسي DevOps والفرق الوظيفية المتعددة الأخرى.

    المسؤوليات الرئيسية:

    • تطوير وصيانة خطوط أنابيب أتمتة البناء والإصدار باستخدام أدوات مثل Make، وNinja، وCMake، وBazel (اختياري)، وMeson (اختياري).
    • حزم البرامج في تنسيقات RPM وDebian.
    • تنفيذ وصيانة أنظمة البناء لمكونات C/C++ وحزم Python وارتباطات Python.
    • إدارة أنظمة التحكم في الإصدارات (على سبيل المثال، Git) والتأكد من تنظيم مستودعات التعليمات البرمجية.
    • التعاون مع فريق DevOps لدمج Docker وPacker وArtifactory في عملية النشر.
    • قم بتكوين Yocto أو Buildroot لدعم إنتاج صور SDK.
    • التفاعل مع فريق CI للتأثير على بنية CI وتحسين الأداء العام.
    • المساعدة في تحديد البنية التحتية للإصدار وحزمة SDK وأدوات استضافة الصور (على سبيل المثال، Artifactory).

    المؤهلات:

    • درجة البكالوريوس في علوم الكمبيوتر أو هندسة البرمجيات أو مجال ذي صلة.
    • خبرة مثبتة كمهندس بناء أو في دور مماثل.
    • مهارات قوية في البرمجة والكتابة النصية (على سبيل المثال، Python، Shell، Bash).
    • خبرة في أدوات أتمتة البناء والإصدار (على سبيل المثال، Jenkins، Travis CI، CircleCI).
    • الكفاءة في أنظمة التحكم في الإصدارات، وخاصة Git.
    • المعرفة بتقنيات الحاويات والتنسيق (على سبيل المثال، Docker، Kubernetes).
    • معرفة قوية بأنظمة البناء والربط C/C++.
    • التعرف على Yocto، وBuildroot، وZephyr/west.

     

       خطوات التقديم:

      1. افتح  رابط التطبيق 
      2. تصفح الوظائف المتاحة واختر الوظيفة التي تناسبك.
      3. انقر فوق "تقدم الآن" وأدخل المعلومات المطلوبة.
      4. تأكد من إدخال تفاصيلك بشكل صحيح، ثم انقر فوق "إرسال".

      تفاصيل إضافية:

      • المصدر:  linked in
      • تاريخ النشر:  25/1/2025
      • الجنسيات المطلوبة:
      • الجنسيات المطلوبة:  جميع الجنسيات 


      تعليقات

      اعلان2




      حجم الخط
      +
      16
      -
      تباعد السطور
      +
      2
      -